Rockchip RV1126 Development Evaluation Board Core Board IPC AI SDK Software Development Kit
Taula de continguts
galeria
Aplicacions del producte
IPC intel·ligent, Màquina de panell de reconeixement facial, Càmera de captura facial, Video Timbre, Sense xarxa, i Sense càmera elèctrica, Portàtil Express, navegació GPS, Interfície home-màquina, Equips de seguiment, Pod de drone, Sistema de videoconferència, etc..
Voleu treballar amb el mòdul de càmera de lents Sony IMX415?
Descarrega l'SDK
Especificació de la vista frontal
Pin1 |
VCC5V0_OTG |
Pin2 |
OTG_DM |
Pin3 |
OTG_DP |
pin4 |
GND |
9.Ethernet&l'energia de Gat
Pin1 |
TX+ |
Pin6 |
RX- |
Pin2 |
TX- |
Pin7 |
POE78 |
Pin3 |
RX+ |
Pin8 |
POE78 |
pin4 |
POE45 |
Pin9 |
GND |
Pin5 |
POE45 |
Pin10 |
VCC12V_DCIN |
10. Connector d'àudio
Pin1 |
LED1/PHYAD1 |
Pin2 |
LED0 / PHYAD0 |
Pin3 |
RESET |
pin4 |
MICP |
Pin5 |
GND |
Pin6 |
LINE_OUT |
Especificació de la vista posterior
1.DDR3L (Samsung K4B4G1646E BCNB)
Una DDR3 de 4 Gbit està connectada a la part davantera i posterior de tota la placa, amb un total de 8G bits;
2.Connector MIPI DSI
Pin1 |
IRQ |
Pin11 |
MIPI_DSI_D3N |
Pin2 |
PWR_EN |
Pin12 |
MIPI_DSI_D3P |
Pin3 |
RST |
Pin13 |
MIPI_DSI_D0N |
pin4 |
I2C3_SDA |
Pin14 |
MIPI_DSI_D0P |
Pin5 |
I2C3_SCL |
Pin15 |
GND |
Pin6 |
GND |
Pin16 |
MIPI_DSI_CLKN |
Pin7 |
MIPI_DSI_D2P |
Pin17 |
MIPI_DSI_CLKP |
Pin8 |
MIPI_DSI_D2N |
Pin18 |
GND |
Pin9 |
MIPI_DSI_D1P |
Pin19 |
VCC_12V |
Pin10 |
MIPI_DSI_D1N |
Pin20 |
VCC_12V |
3.Connector MIPI CSI
Pin1 |
VCC3V3_SYS |
Pin21 |
MIPI_CSI_RX0_D1N |
Pin2 |
VCC3V3_SYS |
Pin22 |
MIPI_CSI_RX0_D0P |
Pin3 |
SPI0_CLK |
Pin23 |
MIPI_CSI_RX0_D0N |
pin4 |
LED_PWM |
Pin24 |
GND |
Pin5 |
SPI0_CS0N |
Pin25 |
MIPI_CSI_CLK0 |
Pin6 |
SPI0_MISO |
Pin26 |
GND |
Pin7 |
SPI0_MOSI |
Pin27 |
PWM8 |
Pin8 |
I2C1_SDA |
Pin28 |
IRC_AIN |
Pin9 |
I2C1_SCL |
Pin29 |
PWM11 |
Pin10 |
MIPI_RX0_PDN |
Pin30 |
PWM9 |
Pin11 |
MIPI_RX0_RST |
Pin31 |
IRC_BIN |
Pin12 |
GND |
Pin32 |
ZOOM_EN |
Pin13 |
MIPI_CSI_RX0_CLKP |
Pin33 |
PWM10 |
Pin14 |
MIPI_CSI_RX0_CLKN |
Pin34 |
P-IRIS_EN |
Pin15 |
GND |
Pin35 |
FOCUS_EN |
Pin16 |
MIPI_CSI_RX0_D2P |
Pin36 |
ADC_IN |
Pin17 |
MIPI_CSI_RX0_D2N |
Pin37 |
GND |
Pin18 |
MIPI_CSI_RX0_D3P |
Pin38 |
VCC_1V8 |
Pin19 |
MIPI_CSI_RX0_D3N |
Pin39 |
VCC_12V |
Pin20 |
MIPI_CSI_RX0_D1P |
Pin40 |
VCC_12V |
4.Connector de funció
Pin1 |
HOST_DM |
Pin14 |
SDMMC0_D0 |
Pin2 |
HOST_DP |
Pin15 |
SDMMC0_CLK |
Pin3 |
GND |
Pin16 |
SDMMC0_D3 |
pin4 |
GND |
Pin17 |
RS485_CTL |
Pin5 |
ALARM_IN |
Pin18 |
UART3_RX_485 |
Pin6 |
SDMMC0_DET |
Pin19 |
UART3_TX_485 |
Pin7 |
ALARM_OUT |
Pin20 |
GND |
Pin8 |
SDMMC0_PWREN |
Pin21 |
VCC_12V |
Pin9 |
SDMMC0_D2 |
Pin22 |
VCC_12V |
Pin10 |
USB_PWREN |
Pin23 |
POE45 |
Pin11 |
SDMMC0_CMD |
Pin24 |
POE78 |
Pin12 |
GND |
Pin25 |
POE36 |
Pin13 |
SDMMC0_D1 |
Pin26 |
POE12 |
Preguntes freqüents
- The default IP address of the camera is 192.168.31.88.
- si connecteu la nostra mostra per cable net amb el vostre ordinador, podeu utilitzar això 169.254.95.254 to modify parameter.
Usuari: admin
contrasenya: admin
Si us plau, comproveu la imatge següent, Només una connexió curta aviat P2 i P3 i activarà l'inici. llavors podeu afluixar la connexió.
si, we will modify according to your requirement.
You need 4.2 volts, we have to replace the power IC, but the pins and peripheral circuits of the two power ICs are different. Our engineers have tried many methods but cannot directly modify the original board, so we can only use this temporarily. On the red board, a power supply IC is attached to meet your requirements.
https://youtu.be/toh4bY1kTuw
The pcba board dimension size is 38x38mm
The four hole diameter is 2mm
The two hole distance is 34mm
usuari: root
contrasenya: rockchip
Hardware Requirements
1. Sony IMX415 Camera module (Camera module with MIP interface)
2. MiPi ribbon cable (cable to connect the camera with SBC PCB)
3. Main RV1126 camera toard
4. Cable harness (Cable harness with USB POE, poder, and RCA Audio connector)
5. POE Bcard for SBC (POE Adaptor board for SBC PCB)
6. Power adaptor (DC Power source for Camera unit)
7. USB Programing / debug cable (OTe) (Separate USB, OTG type cable to program and debug SBC)
8. LED / IR boards (IR and LED board for camera assembly)
9. MIC
10. Samsung eMMC with SLC/MLC-based memory
11. Samsung RAM
12. Realtek ethernet: with PoE support
13. RTC Battery
si, we are happy to develop a new feature to meet your demand.
si, our RV1126 development board has additional TF card reader support.
D'acord. I will send you by Email.
resposta: The engineer replied that his Rockchip RV1126 dev tool only is for windows.
pregunta: We will have root access? If root we can install any of our program (incl. Linux)
resposta: si.
pregunta: Can I ask you link to repositories for download SDK, (dev tools)?
resposta: si, RKDevTool_Release_v2.74
https://drive.google.com/file/d/19rfUc4DJP5bPmdeCoDLsawo9b8zZxKMH/view?usp=compartir
https://drive.google.com/file/d/19rfUc4DJP5bPmdeCoDLsawo9b8zZxKMH/view?usp=compartir
pregunta: We need a composite (CVBS) video on your Rockchip RV1126 module. Can you support it? Only add DSI to Analog video convertor chip.
resposta: Do you need RV1126 develop board to support a composite (CVBS) input for the normal the CVBS camera?
En cas afirmatiu, si us plau, comproveu l'enllaç següent, we develop it for another client.
RV1126 customized for USB web or CVBS camera.
We also can develop the other function if you need it.
pregunta 1: What camera drivers are supported by SDK?
resposta 1:
pregunta 2: What MIPI DSI display drivers are supported by SDK?
resposta 2: MIPI DSI is debugged based on the specific screen. Si us plau, comproveu la imatge següent.
Encara tinc una pregunta?
Si us plau, poseu-vos en contacte amb nosaltres per obtenir més informació.
Envieu la vostra pregunta1.1 visió de conjunt
RV1126 és un processador de visió d'alt rendiment SoC per IPC/CVR, especialment per a aplicacions relacionades amb la IA. Es basa en un nucli ARM Cortex-A7 de 32 bits de quatre nuclis que integra NEON i FPU. Hi ha una memòria cau I de 32 KB i una memòria cau D de 32 KB per a cada nucli i una memòria cau L2 unificada de 512 KB. La NPU integrada admet el funcionament híbrid INT8/INT16 i la potència de càlcul és de fins a 2.0TOP. A més, amb la seva forta compatibilitat, Els models de xarxa basats en una sèrie de marcs com TensorFlow/MXNet/PyTorch/Caffe es poden convertir fàcilment.<br>
RV1126 també presenta un ISP de 14 megapíxels totalment basat en maquinari de nova generació (processador de senyal d'imatge) i postprocessador. Implementa molts acceleradors d'algoritmes que s'utilitzen habitualment en IPC i CVR, com ara HDR, 3A funcions (AE, DE, AWB), LSC, 3DNR, 2DNR, esmolar, desembolicar, correcció d'ulls de peix, correcció gamma, detecció de punts característics, etc. Tots ells es processen en temps real. Col·laborant amb dos MIPI CSI (o LVDS/SubLVDS) i un DVP (BT.601/BT.656/BT.1120) interfície, els usuaris poden crear un sistema que rebi dades de vídeo 3 camera sensors simultaneously.
El codificador de vídeo integrat a RV1126 admet la codificació UHD H.265/H.264. També és compatible amb la codificació multi-stream, fins a un 4Kp30 i un 1080p30 simultanis. Amb l'ajuda d'aquesta característica, el vídeo de la càmera es pot codificar amb una resolució més alta i emmagatzemar-lo a la memòria local i transferir-lo a un altre vídeo de resolució més baixa a l'emmagatzematge al núvol al mateix temps. El descodificador de vídeo H.264/H.265 de RV1126 admet 4Kp30 per a H.264 i H.265.
A més de l'anterior bloc multimèdia d'alt rendiment, RV1126 també conté àudio ric, memòria, i altres interfícies perifèriques com I2C, SCI, PWM, etcètera. Aquests poden ajudar els usuaris a afegir més sensors o altres perifèrics a tot el sistema per millorar la flexibilitat i l'expansió.
RV1126 té DRAM externa d'alt rendiment (DDR3/DDR3L/DDR4/LPDDR3/LPDDR4-2133) capaç de suportar amples de banda de memòria exigents.
1.2 Característiques
Les funcions que s'enumeren a continuació que poden estar o no estar presents en un producte real poden estar subjectes als requisits de llicència de tercers. Poseu-vos en contacte amb Rockchip per conèixer les configuracions reals de les característiques del producte i els requisits de llicència.
1.2.1 Processador d'aplicacions
Quad-Core Cortex-A7
Implementació completa del conjunt d'instruccions de l'arquitectura ARM v7-A, ARM Neon SIMD avançat
Neó i FPU integrats per separat
32 KB L1 I-Cache i 32KB L1 D-cache per CPU Cortex-A7
Memòria cau L2 unificada de 512 KB per a Quad-Core Cortex-A7
Tecnologia TrustZone compatible
Dominis d'alimentació separats per al sistema central de la CPU per donar suport a l'interruptor d'alimentació intern i activar/desactivar externament en funció dels diferents escenaris d'aplicació
PD_CPU0: 1st Cortex-A7 + Neó + FPU + L1 Memòria I/D
PD_CPU1: 2nd Cortex-A7 + Neó + FPU + L1 Memòria I/D
PD_CPU2: 3rd Cortex-A7 + Neó + FPU + L1 Memòria I/D
PD_CPU3: 4th Cortex-A7 + Neó + FPU + L1 Memòria I/D
Un domini de tensió aïllat per suportar DVFS
1.2.2 Interfície d'entrada de vídeo
Interfície i processador d'entrada de vídeo
Dues interfícies MIPI CSI/LVDS/SubLVDS, 4 carrils cadascun, La velocitat màxima de dades MIPI CSI és de 2,5 Gbps/carril, La velocitat màxima de dades LVDS/SublVDS és d'1 Gbps/carril
A la interfície DVP estàndard de 8/10/12/16 bits, dades d'entrada de fins a 150 MHz
Admet interfícies BT.601/BT.656 i BT.1120 VI
Admet la polaritat de pixel_clk、hsync、vsync configurable
<estil span=”color: #ffffff;”>Full de dades RV1126 Rev 1.4</lapse>
ISP
La resolució màxima és de 14 Mpíxels(4416×3312)
Entrada DVP: ITU-R BT.601/656/1120 amb raw8/raw10/raw12/raw16, YUV422
Entrada MIPI: Carril de dades RX x1/x2/x4, raw8/raw10/raw12, YUV422
3A: inclou AE/histograma, DE, Sortida d'estadístiques AWB
FPN: Eliminació de soroll de patró fix
BLC: Correcció del nivell de negre
DPCC: Correcció de clúster de píxels de defecte estàtic/dinàmic
LSC: Correcció de l'ombrejat de la lent
Bayer NO: Bayer-raw De-noising, 2DNR
HDR: 3-/2-Combinació de fotogrames en un rang dinàmic alt
TMO: 3-/2-Mapa de fusió de to de vídeo de fotogrames
WDR: Mapeig de to d'un ampli rang dinàmic d'un fotograma
Debayer: Demosaic adaptatiu avançat amb correcció de l'aberració cromàtica
CCM/CSM: Matriu de correcció de color; RGB2YUV, etc.
Gamma: Correcció de gamma out
Desenfosquir/Millorar: Dehaze automàtic i millora de les vores
3DLUT: 3Paleta de colors D-Lut per al client
LDCH: Distorsió de la lent en direcció horitzontal
Escala de sortida*3: nivell d'escala de suport*3(W0<3264; W1<1280; W2<1280)
Escala de sortida*2: nivell d'escala de suport*2(W0<1920; W1<1920)
Sortida (FBC): suporta YUV422/420 amb compressió de frame buffer
3DNR: Advanced Temporal Noise Reduction in YUV
2DNR: Advanced Spatial Noise reduction in YUV
Afilat: Afilament de la imatge &lificador; Millora de la vora a YUV
ORB: BRIEF Orientat Ràpid i Rotat, a method of feature point detection
FEC: la distorsió més gran de la lent i la correcció d'ulls de peix
CGC: Compressió de gamma de colors, Conversió de rang complet / rang límit YUV
1.2.3 CODEC de vídeo
Descodificador de vídeo
Descodificació en temps real de H.264 i H.265
Perfil principal i principal10 per a H.265, fins a nivell 5.0 i 4096×2304@30fps
Línia de base, principal, alt, alt10 i alt 4:2:2(sense MBAFF), fins a nivell 5.1 i 4096×2304@30fps
Codificador de vídeo
Codificació de vídeo UHD H.265/H.264 en temps real
I-/P-frames i referència SmartP.
Five-bit rate control modes (CBR, VBR, FixQp, AVBR, i QpMap)
Fins a 100 Velocitat de bits de sortida Mbit/s
Suport ROI(sense límit) codificació;
Alt perfil per a H.264, fins a nivell 5.1 i 4096×2304@30fps
Perfil principal per a H.265, fins a nivell 5.0 i 4096×2304@30fps
Admet la codificació multi-stream
3840 x 2160 a 30 fps + 1080codificació p@30 fps
3840 codificació x 2160@30 + 3840 x 2160@30 fps decodificació
Format de dades d'entrada:
YCbCr 4:2:0 planar
YCbCr 4:2:0 semiplanar
YCbYCr 4:2:2
CbYCrY 4:2:2 entrellaçat
RGB444 i BGR444
RGB555 i BGR555
RGB565 i BGR565
RGB888 i BRG888
RGB101010 i BRG101010
<estil span=”color: #ffffff;”>Full de dades RV1126 Rev 1.4</lapse>
Un domini de tensió aïllat per suportar DVFS
1.2.4 CODEC JPEG
Codificador JPEG
Línia de base (DCT seqüencial)
La mida del codificador és de 96×96 a 8192×8192(67Mpíxels)
Fins a 90 milions de píxels per segon
Descodificador JPEG
La mida del descodificador és de 48×48 a 8176×8176(66.8Mpíxels)
Fins a 76 milions de píxels per segon
1.2.5 Unitat de Processos Neurals
Motor d'acceleració de la xarxa neuronal amb rendiment de processament fins a 2.0 TOPS
Suport enter 8, enter 16 operació de convolució
Suport a marcs d'aprenentatge profund: TensorFlow, TF-lite, Pytorch, Cafè, ONNX, MXNet, Dur, Darknet
Admet l'API OpenVX
Un domini de tensió aïllat per suportar DVFS
1.2.6 Organització de la memòria
Memòria interna al xip
BootRom
SYSTEM_SRAM al domini de voltatge de VD_LOGIC
PMU_SRAM al domini de tensió de VD_PMU per a aplicació de baixa potència
Memòria externa fora de xip
DDR3/DDR3L/DDR4/LPDDR3/LPDDR4-2133①
SPI Flash
eMMC
Targeta SD
Async Nand Flash
1.2.7 Memòria interna
BootRom interna
Admet l'arrencada del sistema des del dispositiu següent:
Interfície Flash FSPI
Interfície eMMC
Interfície SDMMC
Interfície Async Nand
Admet la descàrrega del codi del sistema mitjançant la interfície següent:
Interfície USB OTG (Mode de dispositiu)
SYSTEM_SRAM
Mida: 64KB
PMU_SRAM
Mida: 8KB
1.2.8 Dispositiu d'emmagatzematge o memòria externa
Interfície de memòria dinàmica (DDR3/DDR3L/DDR4/LPDDR3/LPDDR4-2133)
Compatible amb els estàndards JEDEC
Compatible amb DDR3/DDR3L/DDR4/LPDDR3/LPDDR4-2133
Admet una amplada de dades de 32 bits, 2 rangs (selecciona el xip), 4 GB màxim d'espai d'adreçament per rang, L'espai d'adreçament total és de 4 GB (màx)
Modes de baixa potència, com ara l'apagada i l'actualització automàtica de SDRAM
Interfície eMMC
Compatible amb la interfície estàndard iNAND
Compatible amb l'especificació eMMC 4.51
Admet tres amplades de bus de dades: 1-poc, 4-bit o 8 bits
Suport fins a HS200; però no és compatible amb la cua CMD
<estil span=”color: #ffffff;”>Full de dades RV1126 Rev 1.4</lapse>
Interfície SD/MMC
Compatible amb SD3.0, MMC ver4.51
L'amplada del bus de dades és de 4 bits
Interfície de flash sèrie flexible(FSPI)
Admet la transferència de dades des/a un dispositiu flash sèrie
Suport x1, x2, Mode x4 bits de dades
Suport 2 seleccionar fitxes
Interfície Nand Flash
Suport async nand flash
L'amplada del bus de dades és de 8 bits
Suport 1 selecció de xip
Suport LBA nand flash
ECC de maquinari de fins a 16 bits/1KB
Admet el temps d'interfície configurable
1.2.9 Component del sistema
RISC-V MCU
Nucli de microcontrolador de 32 bits amb RISC -V ISA
Arquitectura de Harvard, instrucció separada, i Memòries de dades
El conjunt d'instruccions és RV32I amb extensions M i C
Controlador d'interrupció programable integrat (IPIC), tots 123 Les línies IRQ connectades a GIC per a Cortex-A7 també es connecten a RISC –V MCU
Controlador de depuració integrat amb interfície JTAG
CRU (rellotge &lificador; restablir la unitat)
Admet el control del rellotge per a components individuals
Un oscil·lador amb entrada de rellotge de 24 MHz
Admet el control global de restabliment suau per a tot el xip, també un soft reset individual per a cada component
PMU (unitat de gestió d'energia)
Suport 5 dominis de tensió separats VD_CORE/VD_LOGIC/VD_PMU/VD_NPU/VD_VEPU
Suport 14 dominis de poder separats, que es pot activar/desactivar mitjançant programari basat en diferents escenes d'aplicació
Múltiples modes de treball configurables per estalviar energia amb diferents freqüències o control automàtic del rellotge o control d'encesa/desactivació del domini d'alimentació
Temporitzador
Suport 6 64temporitzadors de bits amb l'operació basada en interrupcions per a aplicacions no segures
Suport 2 64temporitzadors de bits amb l'operació basada en interrupcions per a una aplicació segura
Admet dos modes de funcionament: recompte d'execució lliure i definit per l'usuari
L'estat de treball del temporitzador de suport es pot comprovar
PWM
Suport 12 PWM en xip (PWM0 ~ PWM11) amb l'operació basada en interrupcions
L'operació programable pre-escalada al rellotge del bus i després escalada encara més
Temporitzador/comptador incrustat de 32 bits
Admet el mode de captura
Admet el mode continu o el mode d'un sol tir
Proporciona un mode de referència i emet diverses formes d'ona de cicle de treball
Optimitzat per a l'aplicació IR per a PWM3, PWM7, i PWM11
Gos guardià
Comptador de gossos de vigilància de 32 bits
El comptador fa un compte enrere des d'un valor preestablert fins a 0 per indicar l'ocurrència d'un temps d'espera
WDT pot realitzar dos tipus d'operacions quan es produeix el temps d'espera:
Generar un reinici del sistema
Primer, generar una interrupció i si la rutina de servei no l'esborra quan es produeix un segon temps d'espera, genereu un restabliment del sistema
Durada del pols de reinici programable
<estil span=”color: #ffffff;”>Full de dades RV1126 Rev 1.4</lapse>
Totalment 16 intervals definits del període de temps d'espera principal
One Watchdog per a aplicacions no segures
One Watchdog per a una aplicació segura
Controlador d'interrupcions
Suport 128 Fonts d'interrupció SPI d'entrada de diferents components
Suport 16 interrupcions activades per programari
Dues sortides d'interrupció (nFIQ i nIRQ) per separat per a cada Cortex-A7, tots dos són sensibles de baix nivell
Admet diferents prioritats d'interrupció per a cada font d'interrupció, i sempre són programables per programari
DMAC
DMA basat en programació de microcodi
La funció DMA de llista enllaçada és compatible per completar la transferència de dispersió
Admet tipus de transferència de dades amb memòria a memòria, memòria a perifèric, perifèric a la memòria
Senyala l'ocurrència de diversos esdeveniments DMA mitjançant els senyals de sortida d'interrupció
Un controlador DMA integrat per al sistema
Característiques DMAC:
Suport 8 canals
27 sol·licituds de maquinari dels perifèrics
2 interromp la sortida
Admet la tecnologia TrustZone i l'estat segur programable per a cada canal DMA
Sistema segur
Motor de xifratge
Admet xifratge SM2/SM3/SM4
Suport SHA-1, SHA-256/224, SHA-512/384, i MD5 amb farciment de maquinari
Element de la llista d'enllaços de suport (LLI) Transferència de DMA
Admet el xifrat AES-128 AES-256 &lificador; xifrat de xifrat
Admet el mode AES ECB/CBC/OFB/CFB/CTR/CTS/XTS
Suport DES &lificador; Encriptació TDES &lificador; xifrat de xifrat
Admet el mode DES/TDES ECB/CBC/OFB/CFB
Suport fins a 4096 bits PKA operacions matemàtiques per a RSA/ECC
Admet la configuració de fins a 8 canals
Suport fins a 256 bits de sortida TRNG
Admet la codificació de dades per a tots els tipus de DDR
Suport OTP segur
Admet la depuració segura
Admet el sistema operatiu segur
Bústia de correu
Una bústia de correu al SoC per donar servei a la comunicació MCU A7 i RISC-V
Admet quatre elements de bústia per bústia, cada element inclou una paraula de dades, registre d'una paraula d'ordre, i un bit de bandera que pot representar una interrupció
Proporcionar 32 registres de bloqueig per al programari que s'utilitza per indicar si la bústia està ocupada
INFANTS
Suport per descomprimir fitxers GZIP
Suport per descomprimir fitxers LZ4, incloent l'estructura general del format LZ4 Frame i el format Legacy Frame.
Suport per descomprimir dades en format Deflate
Suport per a la descompressió de dades en format ZLIB
Admet la sortida completa d'interrupció i interrupció d'error
Admet la comprovació Hash32 en el procés de descompressió LZ4
Admet la funció de mida límit de les dades descomprimides per evitar que la memòria es destrueixi de manera malintencionada durant el procés de descompressió
Programari de suport per aturar el procés de descompressió
<estil span=”color: #ffffff;”>Full de dades RV1126 Rev 1.4</lapse>
1.2.10 Motor gràfic
Motor de gràfics 2D (RGA):
Formats font:
ABGR8888, XBGR888, ARGB8888, XRGB888
RGB888, RGB565
RGBA5551, RGBA4444
YUV420 pla, YUV420 semiplanar
YUV422 plana, YUV422 semiplanar
YUV 10 bits per YUV420/422 semiplanar
BPP8, BPP4, BPP2, BPP1
Formats de destinació:
ABGR8888, XBGR888, ARGB8888, XRGB888
RGB888, RGB565
RGBA5551, RGBA4444
YUV420 pla, YUV420 semiplanar
YUV422 plana, YUV422 semiplanar
Conversió de format de píxels, BT.601/BT.709
Resolució màxima: 8192×8192 font, 4096×4096 destinació
BitBlt
Dues fonts BitBLT:
A+B=B només BitBLT, Un suport gira i escala quan B està fixat
A+B=C segona font (B) té el mateix atribut que (C) més funció de rotació
Farciment de color amb un farciment degradat, i farciment de patrons
Estirament i contracció d'alt rendiment
Expansió monocroma per a la representació de text
Nou alfa complet per píxel (color/canal alfa per separat)
Modes de combinació alfa inclòs Java 2 Regles de combinació de composició de Porter-Duff, clau cromàtica, màscara de patró, esvaint
Operació de tramado
0, 90, 180, 270-rotació de graus
mirall x, y-mirall, i operació de rotació
Processador de millora de la imatge (IEP):
Format d'imatge
Dades d'entrada: YUV420/YUV422, semiplanar/planar, Canvi UV
Dades de sortida: YUV420/YUV422, semiplanar, Canvi UV, Mode rajola
Conversió de mostreig a la baixa YUV de 422 per 420
Resolució màxima per a imatges dinàmiques de fins a 1920×1080
Desentrellaçat
1.2.11 Interfície de visualització
Un fins a 24 interfície de sortida de vídeo paral·lel RGB de bits
Una interfície de sortida de vídeo BT.1120
Una interfície MIPI DSI de 4 carrils, fins a 1 Gbps per carril
Fins a 1080p@60fps
1.2.12 Processador de sortida de vídeo (GTC)
Fins a 1920×1080 @60fps
Capes múltiples
Capa de fons
Capa Win0
Capa Win2
Format d'entrada: RGB888, ARGB888, RGB565, YCbCr422, YCbCr420, YCbCr444
1/8 per 8 motor de reducció i ampliació
Suport de visualització virtual
256 mescla de nivell alfa (suport alfa pre-multiplicat)
Tecla de color de transparència
<estil span=”color: #ffffff;”>Full de dades RV1126 Rev 1.4</lapse>
YCbCr2RGB (rec601-mpeg/ rec601-jpeg/rec709)
RGB2YCbCr (BT.601/BT.709)
Suport multiregional
Capa Win0 i superposició de capa Win2 intercanviables
Admet superposició de domini RGB o YUV
BCSH (Brillantor, contrastar, Saturació, Ajust de tonalitat)
BCSH: YCbCr2RGB (rec601-mpeg/ rec601-jpeg/rec709)
BCSH: RGB2YCbCr (BT.601/BT.709)
Suport a l'ajust de gamma
Admet dither down allegro RGB888to666 RGB888to565 &lificador; redueix FRC (configurable) RGB888 a 666
Pantalla en blanc i negre
1.2.13 Interfície d'àudio
I2S0 amb 8 canals
Fins a 8 canals TX i 8 ruta RX dels canals
Resolució d'àudio de 16 bits a 32 bits
Freqüència de mostreig fins a 192KHz
Proporciona el mode de treball mestre i esclau, programari configurable
Suport 3 Formats I2S (normal, justificat a l'esquerra, justificada a la dreta)
Suport 4 Formats PCM (d'hora, tard1, tard 2, tard 3)
El mode I2S i PCM no es poden utilitzar alhora
I2S1/I2S2 amb 2 canals
Fins a 2 canals per a TX i 2 ruta RX dels canals
Resolució d'àudio de 16 bits a 32 bits
Freqüència de mostreig fins a 192KHz
Proporciona el mode de treball mestre i esclau, programari configurable
Suport 3 Formats I2S (normal, justificat a l'esquerra, justificada a la dreta)
Suport 4 Formats PCM (d'hora, tard1, tard 2, tard 3)
I2S i PCM no es poden utilitzar al mateix temps
PDM
Fins a 8 canals
Resolució d'àudio de 16 bits a 24 bits
Freqüència de mostreig fins a 192KHz
Admet el mode de recepció mestre PDM
TDM
Suport fins a 8 canals per a TX i 8 canals per a la ruta RX
Resolució d'àudio de 16 bits a 32 bits
Freqüència de mostreig fins a 192KHz
Proporciona el mode de treball mestre i esclau, programari configurable
Suport 3 Formats I2S (normal, justificat a l'esquerra, justificada a la dreta)
Suport 4 Formats PCM (d'hora, tard1, tard 2, tard 3)
Àudio PWM
Admet convertir PCM a format PWM
Freqüència de mostreig fins a 16x
Admet la interpolació lineal per a un sobremostreig de 2x/4x/8x/16
Suport 8/9/10/11 Sortida PWM del canal L/R emmascarable de bits
Còdec d'àudio digital
Suport ADC digital de 3 canals
Suport DAC digital de 2 canals
Admet la interfície I2S/PCM
Admet el mode mestre i esclau I2S/PCM
Admet la transmissió d'àudio de 4 canals en mode I2S
Admet la recepció d'àudio de 2 canals en mode I2S
Admet la transmissió o recepció d'àudio de 2 canals en mode PCM
Admet una resolució de mostra de 16 ~ 24 bits tant per a ADC digital com per a DAC digital
<estil span=”color: #ffffff;”>Full de dades RV1126 Rev 1.4</lapse>
Tant l'ADC digital com el DAC digital admeten tres grups de freqüències de mostreig. Grup 0 són 8khz/16khz/32kHz/64kHz/128khz, grup 1 són 11.025khz/22.05khz/44.1khz/88.2khz/176.4khz i grup 2 són 12khz/24khz/48khz/96khz/192khz
La banda de pas dels filtres ADC digitals és de 0,45625*fs
Admet ondulació de banda de passada ADC digital dins de +/-0,1 dB
La banda de parada dels filtres ADC digitals és de 0,5*fs
Admet l'atenuació de la banda de parada ADC digital d'almenys 60 dB
Admet el control de volum tant per a ADC digital com per a DAC digital
Admet el control automàtic de nivell (ALC)i noise gate per ADC digital
Admet la comunicació amb el còdec analògic mitjançant el bus I2C
1.2.14 connectivitat
Interfície SDIO
Compatible amb el protocol SDIO3.0
Amplada del bus de dades de 4 bits
Controlador Ethernet GMAC 10/100/1000M
Admet velocitats de transferència de dades de 10/100/1000 Mbps amb les interfícies RGMII
Admet velocitats de transferència de dades de 10/100 Mbps amb les interfícies RMII
Admet tant l'operació full-duplex com half-duplex Suport per a la descàrrega de la segmentació TCP (TSO) i descàrrega de segmentació UDP (ÚS) acceleració de la xarxa<br>
USB 2.0 Amfitrió
Compatible amb USB 2.0 especificació
Admet alta velocitat(480mbps), a tota velocitat(12mbps) i de baixa velocitat(1.5mbps) mode
Admet l'especificació de la interfície del controlador d'amfitrió millorada (EHCI), Revisió 1.0
Admet l'especificació de la interfície del controlador d'amfitrió obert (OHCI), Revisió 1.0a
USB 2.0 OTG
Especificació compatible
Especificació del bus sèrie universal, Revisió 2.0
Interfície de controlador d'amfitrió extensible per a bus sèrie universal (xHCI), Revisió 1.1
Control de suport/Transferència massiva/Interrupció/Isòcrona
Interfície SPI
Suport 2 Controladors SPI, Admet dues sortides de selecció de xip
Admet el mode serial-master i serial-slave, configurable per programari
Interfície I2C
Suport 6 Interfícies I2C(I2C0-I2C5)
Admet el mode d'adreça de 7 bits i 10 bits
Freqüència de rellotge programable per programari
Les dades del bus I2C es poden transferir a velocitats de fins a 100k bits/s en el mode estàndard, fins a 400.000 bits/s en el mode ràpid, o fins a 1 m de bits/s en mode ràpid Plus
Interfície UART
Suport 6 Interfícies UART (UART0-UART5)
Suport de 5 bits, 6poc, 7poc, i transmissió o recepció de dades en sèrie de 8 bits
Bits estàndard de comunicació asíncrona com ara l'inici, Atura, i paritat
Admet diferents rellotges d'entrada per al funcionament UART per obtenir una velocitat de transmissió de fins a 4 Mbps
Admet el mode de control de flux automàtic(excepte UART2)
1.2.15 altres
Múltiples grups de GPIO
Tots els GPIO es poden utilitzar per generar una interrupció
Activador de nivell de suport i interrupció de disparador de vora
Admet polaritat configurable d'interrupció de disparador de nivell
Admet un front ascendent configurable, vora caiguda, i ambdues interrupcions del disparador de vora
Admet la direcció de tracció configurable (un pull-up feble i un pull-down feble)
<fort>Full de dades RV1126 Rev 1.4</fort>
Admet la força de la unitat configurable
Sensor de temperatura (TS-ADC)
Admet el mode definit per l'usuari i el mode automàtic
En mode definit per l'usuari, start_of_conversion es pot controlar completament per programari, i també pot ser generat per maquinari.
En mode automàtic, la temperatura d'alarma(temperatura alta/baixa) la interrupció es pot configurar
En mode automàtic, la temperatura del reinici del sistema es pot configurar
Suport a 2 canal TS-ADC (utilitzat per a CPU i NPU respectivament), els criteris de temperatura de cada canal es poden configurar
Interval de temperatura de -40 ~ 125 °C i resolució de temperatura de 5 °C
ADC SAR de 12 bits fins a 732 Velocitat de mostreig S/s
ADC d'aproximació successiva (SAR ADC)
Resolució de 10 bits
Velocitat de mostreig de fins a 1 MS/s
6 canals d'entrada d'un sol extrem
OTP
El suport d'espai de 32 Kbit i un espai d'adreces de 4k superior és una part no segura.
Admet llegir i programar màscara de paraules en un model segur
Durada del programa de suport des de 1 per 32 poc
Llegir només suport per a operacions de 8 bits
Es poden llegir el programa i l'estat de lectura
El programa no gestiona el registre
Tipus de paquet
FCCSP 409 pins (cos: 14mm x 14 mm; Mida de la pilota: 0.3mm; camp de pilota: 0.65mm)
Notes:
①: DDR3/DDR3L/DDR4/LPDDR3/LPDDR4 no s'utilitza simultàniament
descarregar
RKDevTool_Release_v2.74
https://drive.google.com/file/d/19rfUc4DJP5bPmdeCoDLsawo9b8zZxKMH/view?usp=sharing
SDK
https://drive.google.com/file/d/1CCNWHNNVi8FVG6UXNgrMDYsZx3SrpFyr/view?usp=sharing
Fitxa de dades
RV1126 RV1109 Inici ràpid
Rockchip_RV1126_RV1109_Quick_Start_Linux_EN
Guia per a desenvolupadors de Rockchip RockX_SDK